?!癯跫壟c次級主繞組必須是近相鄰的繞組,這樣耦合會更有利?!耖_關電源在MOSFET-D端點工作時候產(chǎn)生的干擾是(也是RCD吸收端與變壓器相連的端點),在變壓器繞制時建議將他繞在變壓器的個繞組,并作為起點端,讓他藏在變壓器里層,這樣后面繞組銅線的屏蔽是有較好抑制干擾效果的?!馰CC繞組在計算其圈數(shù)時盡量的在IC工作電壓乘以1.1倍作為誤差值,不用考慮銅線的壓降,因為啟動前電流是非常小的,所以這個電阻并沒有多少影響,幾乎可以忽略不計。
像飛利浦這樣的客戶都要求ESD非常嚴的,聽說的還需要達到±20KV,哪天有這種客戶要求,你又得忙一段時間了。 13.電路設計,設計變壓器時,VCC電壓在輕載電壓要大于IC的欠壓關斷電壓值。 判斷空載VCC電壓需大于芯片關斷電壓的5V左右,同時確認滿載時不能大于芯片過壓保護值 14.電路設計,設計共用變壓器需考慮到使用輸出電壓時的VCC電壓,低溫時VCC有稍微NOSIE會碰觸OVP動作。 如果你的產(chǎn)品9V-15V是共用一個變壓器,請確認VCC電壓,和功率管耐壓 15.電路調(diào)試,Rcs與Ccs值不能過大,否則會造成VDS超過耐壓炸機。

圖一b(230Vac) 圖一b可以看到,輸入電壓在230Vac測試時,65M和83M位置有點頂線(紅色線)圖一b-1(230Vac) 原邊吸收電容由471P加大到102P,65M位置壓下來一點,后面還是有點高,如圖一b-1所示; 圖一b-2(230Vac) 變壓器屏蔽改成線屏蔽(0.2*1*30Ts),后面完全衰減,如圖一b-2; 圖一b-3(115Vac) 115Vac輸入測試,后面150M又超了,發(fā)克!高壓好了低壓又不行,惱火啊!看來這招不行; 圖一b-4(115Vac) 變壓器屏蔽還是換成銅箔屏蔽(圈數(shù)由0.9Ts改成1.3Ts),效果不錯,如圖一b-4所示。 圖一b-5(230Vac) 115Vac輸入測試,測試通過。結論:一:變壓器出線需做到不交叉;二:Y電容回路走線越短越好先經(jīng)過變壓器地再回到大電容地,不與其它信號線交叉;

使用多次后,解決方法是使用X命令就可以變成單根線 b..CAD圖檔線框轉PADS做PCB外框圖方法:step1.在CAD里面刪掉沒有的線,只剩下板框,其它線也可以不刪。step2.在鍵盤上敲PE,回車,鼠標點中其中一邊,再敲Y,回車,再敲J,回車,拖動鼠標把整個板框選中,回車,按Esc鍵退出此模式。step3.比例調(diào)整,SC 按空格,選取整個板框,按空格,任意地方單擊鼠標一下, 比例: 39.37 ,按空格。 46.在畫PCB定義變壓器腳位時,要考慮到變壓器的進線和出線是否會交叉,因為各繞組之間的繞線在邊界處存在有45-90度的交叉,需在交叉出線處加一個套管到pin腳。