【廣告】
收發(fā)器
隨著技術(shù)的不斷發(fā)展,高速串行VO技術(shù)取代傳統(tǒng)并行I/O技術(shù)已經(jīng)成為當(dāng)前趨勢(shì)。并行總線接口速度快為ATA7的133 MB/s,2003年發(fā)布SATA1. 0規(guī)格提供的傳輸率就已經(jīng)達(dá)到了150 MB/s, SATA3. 0理論速度更是達(dá)到了600 MB/s的速度,設(shè)備工作在高速時(shí),并行總線容易遭受干擾和串?dāng)_,使得布線相當(dāng)復(fù)雜。而串行收發(fā)器的運(yùn)用能簡(jiǎn)化布局設(shè)計(jì),減少連接器數(shù)量。在具有相同的總線頻寬時(shí),串行接口的功耗也比并行端口小。并且設(shè)備工作模式從并行傳輸轉(zhuǎn)變?yōu)榇袀鬏?,串行的速度就可以隨著頻率的提高而成倍的提高?;贔PGA具有嵌入式Gb速率級(jí)別以及低功耗架構(gòu)優(yōu)點(diǎn),它能使得設(shè)計(jì)師利用的EDA工具快速解決協(xié)議和速率的變化問題。隨著FPGA的廣泛應(yīng)用,收發(fā)器整合在FPGA中,成為解決設(shè)備傳輸速度問題的一個(gè)有效辦法
光纖收發(fā)器在數(shù)據(jù)傳輸上打破了以太網(wǎng)電纜的百米局限性,依靠的交換芯片和大容量的緩存,在真正實(shí)現(xiàn)無阻塞傳輸交換性能的同時(shí),還提供了平衡流量、隔離沖突和檢測(cè)差錯(cuò)等功能,保證數(shù)據(jù)傳輸時(shí)的高安全性和穩(wěn)定性。因此在很長一段時(shí)間內(nèi)光纖收發(fā)器產(chǎn)品仍將是實(shí)際網(wǎng)絡(luò)組建中不可缺少的一部分,今后的光纖收發(fā)器會(huì)朝著高智能、高穩(wěn)定性、可網(wǎng)管、低成本的方向繼續(xù)發(fā)展。
收發(fā)器主要技術(shù)介紹
抖動(dòng)性抖動(dòng)性,是衡量收發(fā)器健壯性的重要參數(shù),因?yàn)槎秳?dòng)性直接反映到收發(fā)器的誤碼率。影響抖動(dòng)性的因素有電源和地的布局、校準(zhǔn)電路、封裝特性等,其中主要是PLL產(chǎn)生的高速時(shí)鐘。PLL對(duì)于時(shí)鐘與數(shù)據(jù)恢復(fù)(CDR)非常重要,PLL由輸人參考時(shí)鐘驅(qū)動(dòng),因此參考時(shí)鐘輸人需要滿足嚴(yán)格的電器和抖動(dòng)要求。
均衡技術(shù)在信道中傳輸?shù)臄?shù)據(jù)不可避免產(chǎn)生碼間干擾和各種噪聲影響。在高速速率的情況下,其干擾會(huì)更加明顯。為了克服傳輸干擾和損耗,在收發(fā)器系統(tǒng)中插入均衡器,經(jīng)過均衡修正,可以校正和補(bǔ)償系統(tǒng)特性,減少碼間干擾影響,從而能適應(yīng)信道的隨機(jī)變化。