【廣告】
設(shè)計PCB電路板的10個簡單步驟
步驟4:設(shè)計PCB疊層
當(dāng)您將原理圖信息傳輸?shù)絇cbDoc時,除了指1定的電路板輪廓外,還會顯示組件的封裝。 在放置組件之前,您應(yīng)該使用如下所示的“層堆疊管理器”定義PCB布局(即形狀,層堆疊)。
如果您不熟悉PCB設(shè)計,盡管可以在PCB設(shè)計軟件中定義任意數(shù)量的層,但大多數(shù)現(xiàn)代設(shè)計都將從FR4上的4層板開始。 您還可以利用材料堆疊庫; 這樣一來,您就可以從各種不同的層壓板和獨特的板材中進行選擇。
如果您要進行高速/高頻設(shè)計,則可以使用內(nèi)置的阻抗分析器來確保電路板中的阻抗控制。 阻抗曲線工具使用Simberian集成的電磁場求解器來定制跡線的幾何形狀,以達到目標(biāo)阻抗值。
確定完板框之后,就該元件布局了。布局這步極為關(guān)鍵,它往往決定了后期布線的難易。哪些元器件該擺正面,哪些元件該擺背面,都要有所考量。但是這些都是一個仁者見仁,智者見智的問題。
從不同角度考慮擺放位置都可以不一樣。其實自己畫了原理圖,明白所有元件功能,自然對元件擺放有清楚的認識。如果讓一個不是畫原理圖的人來擺放元件,其結(jié)果往往會讓你大吃一驚。對于初入門來說,注意模擬元件,數(shù)字元件的隔離,以及機械位置的擺放,同時注意電源的拓撲就可以了。
高速電路設(shè)計面臨的問題
電磁兼容性
國家標(biāo)準(zhǔn)GB/T 4365—1995《電磁兼容術(shù)語》對電磁兼容定義為:“設(shè)備或系統(tǒng)在其電磁環(huán)境中能正常工作且不對該環(huán)境中的任何事物構(gòu)成不能承受的電磁騷擾的能力”。它包括兩方面的含義:
● 設(shè)備、分系統(tǒng)或系統(tǒng)不應(yīng)產(chǎn)生超過標(biāo)準(zhǔn)或規(guī)范規(guī)定的電磁騷擾發(fā)射限值,電磁騷擾發(fā)射是從騷擾源向外發(fā)出電磁能量的現(xiàn)象,它是引起電磁干擾的原因。
● 設(shè)備、分系統(tǒng)或系統(tǒng)應(yīng)滿足標(biāo)準(zhǔn)或規(guī)范規(guī)定的電磁敏感性限值或抗擾度限值的要求,電磁敏感性是指存在電磁騷擾的情況下,設(shè)備、分系統(tǒng)或系統(tǒng)不能避免性能降低的能力,抗擾度是指設(shè)備、分系統(tǒng)或系統(tǒng)面臨電磁騷擾不降低運行性能的能力。
一般電子系統(tǒng)的電磁兼容設(shè)計,依據(jù)其設(shè)計的重要性可以分為3個層次:器件及PCB一級的設(shè)計、接地系統(tǒng)的設(shè)計及屏蔽系統(tǒng)設(shè)計和濾波設(shè)計。
僅僅觀察下面的一些內(nèi)容,就可以了解電磁兼容對于PCB的重要性:
● 時鐘產(chǎn)生電路,塑料封裝內(nèi)部元件的輻射,不正確的布線,太大尺寸的走線,不良的阻抗控制都可能成為電磁輻射源。
● PCB上的元件可能是射頻能量的接1收器,它們很容易從“I/O”電纜接收有害的輻射1干擾,并將這個有害能量傳送到容易受損的電路和設(shè)備中。
PCB設(shè)計
前期設(shè)計工作做得到位,背板PCB設(shè)計實現(xiàn)通常沒有太多難度,按照既定的布線規(guī)則進行連通即可,重點是系統(tǒng)電源的供電通流能力保障
UT測試
背板UT單元測試,重點關(guān)注背板高速信號通道的SI性能,這時可能會用到連接器測試板做測試輔助
系統(tǒng)集成測試
系統(tǒng)集成測試的過程會較長,因為背板本身與各個硬件子模塊都有接口,不同排列組合下的測試場景會比較多,例如:交換子卡與業(yè)務(wù)子卡的通訊、主控子卡與業(yè)務(wù)子卡的通訊、主控子卡與整機子模塊的通訊 等等。