【廣告】
數(shù)字IC的特點是什么?
瑞特威科技為你講解數(shù)字IC的特點:
01生命周期可長達(dá)10年。
數(shù)字IC強調(diào)的是運算速度與成本比,數(shù)字IC設(shè)計的目標(biāo)是在盡量低的成本下達(dá)到目標(biāo)運算速度。設(shè)計者必須不斷采用更的算法來處理數(shù)字信號,或者利用新工藝提高集成度降低成本。因此數(shù)字IC的生命周期很短,大約為1年-2年。
02工藝特殊少用CMOS工藝
數(shù)字IC多采用CMOS工藝,而模擬IC很少采用CMOS工藝。因為模擬IC通常要輸出高電壓或者大電流來驅(qū)動其他元件,而CMOS工藝的驅(qū)動能力很差。此外,矽統(tǒng)科技的SiS635/SiS735也是這類芯片組的新軍。此外,模擬IC關(guān)鍵的是低失真和高信噪比,這兩者都是在高電壓下比較容易做到的。而CMOS工藝主要用在5V以下的低電壓環(huán)境,并且持續(xù)朝低電壓方向發(fā)展。
03與元器件關(guān)系緊密
對于數(shù)字電路來說是沒有噪音和失真的,數(shù)字電路設(shè)計者完全不用考慮這些因素。此外由于工藝技術(shù)的限制,模擬電路設(shè)計時應(yīng)盡量少用或不用電阻和電容,特別是高阻值電阻和大容量電容,只有這樣才能提高集成度和降低成本。
某些射頻IC在電路板的布局也必須考慮在內(nèi),而這些是數(shù)字IC設(shè)計所不用考慮的。因此模擬IC的設(shè)計者必須熟悉幾乎所有的電子元器件。
數(shù)字ic后端設(shè)計(二)
4.時鐘樹生成(CTS Clock tree synthesis) 。
芯片中的時鐘網(wǎng)絡(luò)要驅(qū)動電路中所有的時序單元,所以時鐘源端門單元帶載很多,其負(fù)載很大并且不平衡,需要插入緩沖器減小負(fù)載和平衡。時鐘網(wǎng)絡(luò)及其上的緩沖器構(gòu)成了時鐘樹。一般要反復(fù)幾次才可以做出一個比較理想的時鐘樹。---Clock skew.
5. STA 靜態(tài)時序分析和后。
時鐘樹插入后,每個單元的位置都確定下來了,工具可以提出GlobalRoute形式的連線寄生參數(shù),此時對參數(shù)的提取就比較準(zhǔn)確了。SE把.V和.SDF文件傳遞給PrimeTime做靜態(tài)時序分析。在其中集成的ModuleCompiler數(shù)據(jù)通路綜合技術(shù),DCUltra利用同樣的VHDL/Verilog流程,能夠創(chuàng)造處又快又小的電路。確認(rèn)沒有時序違規(guī)后,將這來兩個文件傳遞給前端人員做后。對Astro 而言,在detail routing 之后,
用starRC XT 參數(shù)提取,生成的E.V和.SDF文件傳遞給PrimeTime做靜態(tài)時序分析,那將會更準(zhǔn)確。
6. ECO(Engineering Change Order)。
針對靜態(tài)時序分析和后中出現(xiàn)的問題,對電路和單元布局進(jìn)行小范圍的改動.
7. Filler的插入(pad fliier, cell filler)。
Filler指的是標(biāo)準(zhǔn)單元庫和I/O Pad庫中定義的與邏輯無關(guān)的填充物,用來填充標(biāo)準(zhǔn)單元和標(biāo)準(zhǔn)單元之間,I/O Pad和I/O Pad之間的間隙,它主要是把擴散層連接起來,滿足DRC規(guī)則和設(shè)計需要。
8. 布線(Routing)。
Global route-- Track assign --Detail routing--Routing optimization布線是指在滿足工藝規(guī)則和布線層數(shù)限制、線寬、線間距限制和各線網(wǎng)可靠絕緣的電性能約束的條件下,根據(jù)電路的連接關(guān)系將各單元和I/OPad用互連線連接起來,這些是在時序驅(qū)動(Timing driven )的條件下進(jìn)行的,保證關(guān)鍵時序路徑上的連線長度能夠。后則是確立這顆IC的實作方法,將不同功能分配成不同的單元,并確立不同單元間鏈接的方法,如此便完成規(guī)格的制定。--Timing report clear
數(shù)字IC管腳狀態(tài)
根據(jù)CMOS數(shù)字IC管腳間的等效結(jié)構(gòu),給出了無偏置時任意兩管腳之間的電壓;其次,探討了地開路時的輸出管腳的狀態(tài);然后,提取了電源浮空時的等效電路;后,利用所提取的等效電路,對二極管結(jié)構(gòu)電源浮空電位和浮阱結(jié)構(gòu)電源浮空電位進(jìn)行了計算。
深圳瑞泰威科技有限公司是國內(nèi)IC電子元器件的代理銷售企業(yè),專業(yè)從事各類驅(qū)動IC、存儲IC、傳感器IC、觸摸IC銷售,品類齊全,具備上百個型號。針對靜態(tài)時序分析和后中出現(xiàn)的問題,對電路和單元布局進(jìn)行小范圍的改動。與國內(nèi)外的東芝、恩智浦、安森美、全宇昕、上海晶準(zhǔn)等均穩(wěn)定合作,保證產(chǎn)品的品質(zhì)和穩(wěn)定供貨。自公司成立以來,飛速發(fā)展,產(chǎn)品已涵蓋了工控類IC、光通信類IC、無線通信IC、消費類IC等行業(yè)。
數(shù)字系統(tǒng)實時驗證
在利用MP3C硬件平臺的基礎(chǔ)上搭建驗證平臺來實現(xiàn)對數(shù)字系統(tǒng)的驗證,根據(jù)該系統(tǒng)的特點,完成了軟硬件驗證平臺的構(gòu)建和軟件的配置。5、邏輯綜合――DesignCompiler驗證通過,進(jìn)行邏輯綜合。該驗證系統(tǒng)主要是由APTIX MP3C系統(tǒng)、Spartan-IIE FPGA和相應(yīng)的EDA軟件等組成。 主要對驗證的整體方案以及系統(tǒng)各個模塊的功能和實現(xiàn)進(jìn)行了深入的分析。介紹了IC設(shè)計的流程和IC驗證的重要性;并對MP3C的FPCB和FPIC等模塊以及Spartan-IIE開發(fā)板的FPGA、I/O和接口等模塊的性能和使用方法進(jìn)行了詳細(xì)說明。
然后提出了以MP3C為核心的快速數(shù)字系統(tǒng)驗證的硬件平臺實現(xiàn)方法,其中激勵產(chǎn)生和數(shù)據(jù)采集觀察是通過在一塊評估板中來實現(xiàn);在EXPLORER軟件中完成整個系統(tǒng)的搭建、FPGA的布局布線和FPCB的編譯。(對synopsys的Astro而言,經(jīng)過綜合后生成的門級網(wǎng)表,時序約束文件SDC是一樣的,Pad的定義文件--tdf,。并且根據(jù)這一方法實現(xiàn)了對復(fù)雜數(shù)字系統(tǒng)FFT進(jìn)行驗證,后得出了正確的結(jié)果,證明這一方法是切實有效的。此方法能縮短IC開發(fā)周期,提高IC驗證的效率,對將來IC發(fā)展來說很具有實際意義。