【廣告】
17條PCB布局法則,輕松搞定80%以上的設(shè)計
12、電平變換芯片(如RS232)靠近連接器(如串口)放置。
13、易受ESD干擾的器件,如NMOS、CMOS器件等,盡量遠(yuǎn)離易受ESD干擾的區(qū)域(如單板的邊緣區(qū)域)。
14、時鐘器件布局:(1)晶體、晶振和時鐘分配器與相關(guān)的IC器件要盡量靠近;(2)時鐘電路的濾波器(盡量采用“∏”型濾波)要靠近時鐘電路的電源輸入管腳;(3)晶振和時鐘分配器的輸出是否串接一個22歐姆的電阻;(4)時鐘分配器沒用的輸出管腳是否通過電阻接地;(5)晶體、晶振和時鐘分配器的布局要注意遠(yuǎn)離大功率的元器件、散熱器等發(fā)熱的器件;(6)晶振距離板邊和接口器件是否大于1inch。
15、開關(guān)電源是否遠(yuǎn)離ADDA轉(zhuǎn)換器、模擬器件、敏感器件、時鐘器件。
16、開關(guān)電源布局要緊湊,輸入輸出要分開,嚴(yán)格按照原理圖的要求進(jìn)行布局,不要將開關(guān)電源的電容隨意放置。
17、電容和濾波器件:(1)電容務(wù)必要靠近電源管腳放置,而且容值越小的電容要越靠近電源管腳;(2)EMI濾波器要靠近芯片電源的輸入口;(3)原則上每個電源管腳一個0.1uf的小電容、一個集成電路一個或多個10uf大電容,可以根據(jù)具體情況進(jìn)行增減
現(xiàn)在讓我們看看在審查pcb設(shè)計時發(fā)現(xiàn)的常見的錯誤:
去耦電容器的位置不正確
關(guān)鍵組件需要干凈,穩(wěn)定的電壓源。去耦電容器放置在電源軌上,以在這方面提供幫助?! ?
但是,為了使去耦電容器發(fā)揮比較好的作用,它們必須盡可能靠近需要穩(wěn)定電壓的引腳?!?
來自電源的電源線需要進(jìn)行布線,以便在連接到需要穩(wěn)定電壓的引腳之前先連接到去耦電容器?! ?
同樣重要的是,將電源穩(wěn)壓器的輸出電容器放置在盡可能靠近穩(wěn)壓器輸出引腳的位置?! ?
這對于優(yōu)化穩(wěn)定性是必不可少的(所有調(diào)節(jié)器都使用一個反饋環(huán)路,如果未正確穩(wěn)定,該環(huán)路可能會振蕩)。它還可以改善瞬態(tài)響應(yīng)。
PCB設(shè)計
前期設(shè)計工作做得到位,背板PCB設(shè)計實現(xiàn)通常沒有太多難度,按照既定的布線規(guī)則進(jìn)行連通即可,重點(diǎn)是系統(tǒng)電源的供電通流能力保障
UT測試
背板UT單元測試,重點(diǎn)關(guān)注背板高速信號通道的SI性能,這時可能會用到連接器測試板做測試輔助
系統(tǒng)集成測試
系統(tǒng)集成測試的過程會較長,因為背板本身與各個硬件子模塊都有接口,不同排列組合下的測試場景會比較多,例如:交換子卡與業(yè)務(wù)子卡的通訊、主控子卡與業(yè)務(wù)子卡的通訊、主控子卡與整機(jī)子模塊的通訊 等等。